10.3969/j.issn.1672-545X.2009.12.025
基于FPGA的多路数据采集系统设计
介绍了一种基于FPGA的高速多路数据采集系统的设计方案,描述了系统的主要组成及FPGA的实现方法,并用VHDL语言设计的状态机在Quartus Ⅱ开发软件中进行仿真.该系统在通用数据采集系统的基础上,增加数据编码模块,将多路数据组合为一路进行存储;采用批处理数据方式,减少数据编码次数,加快数据处理速度.实验表明,能够实时存储多路数据,效果良好.
FPGA、多路、数据采集、实时、FIFO
TP274.2(自动化技术及设备)
2010-01-29(万方平台首次上网日期,不代表论文的发表时间)
共3页
59-61