基于现场可编程门阵列的数字调节器设计
根据磁铁稳流电源闭环控制的基本原理,将模拟调节器及相关的外围控制电路采用全数字化控制技术,并通过嵌入数字信号处理模块的现场可编程门阵列(FPGA)来实现,设计了数字调节器(DRL).通过样机试验证明,该数字调节器可实现对电源的全数字化调节和控制,满足多数加速器对静态磁铁稳流电源的控制需求.
加速器磁铁电源、闭环控制、数字调节器、现场可编程门阵列
43
TL503.5(加速器)
2009-11-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
780-784