10.16055/j.issn.1672-058X.2021.0001.004
基于DSP处理器的片上ROM功耗优化实现
数字信号处理器(Digital Signal Processing,DSP)芯片用于手持式设备,功耗是其核心参数;DSP因ROM具有高的可靠性而使用其对固化的bootloader,科学函数库,功能函数库以及主应用程序进行存储,其功耗的大小对整个芯片产生了较大的影响;针对芯片中ROM被频繁访问产生较大功耗的问题,提出了对ROM存储空间进行结构优化和对其存储空间进行地址重组优化及对读数据时序结构进行优化的低功耗优化方法,达到了在不影响DSP性能的前提下降低功耗的目的;DSP已经流片并改版,最终减小DSP整体功耗约11.3%.
DSP、ROM、功耗
38
TN43(微电子学、集成电路(IC))
中华人民共和国工业和信息化部项目0714-EMTC-02-00071/7
2021-03-04(万方平台首次上网日期,不代表论文的发表时间)
共8页
22-29