10.3969/j.issn.1001-0270.2013.01.18
基于I2C总线CMOS成像系统的设计与实现
为了获取各种期望效果的稳定图像,提出了基于I2C总线的以FPGA为控制核心的CMOS成像系统.该系统以OV5620为数字图像传感器,Altera公司的EP2C35系列现场可编程门阵列为系统控制核心,通过I2C总线控制及配置获取该成像效果所需的寄存器,图像信号通过SDRAM乒乓缓存后输出到VGA显示器上显示该期望效果的图像,不同的寄存器配置值将会产生不同的显示效果.通过实验验证了该系统能通过改变寄存器值而达到不同的期望效果.
I2C、CMOS图像传感器、FPGA、成像系统、乒乓缓存
25
TP212;TP336(自动化技术及设备)
2013-07-22(万方平台首次上网日期,不代表论文的发表时间)
共5页
47-51