10.3969/j.issn.1672-5611.2007.06.014
基于ARM+FPGA的高速信号采集系统设计
本文提出了一种实现信号采集方案,介绍了由ARM处理器S302410和EP2C8 FPGA组成的高速信号采集系统的系统设计,并着重介绍前端硬件的设计,并就ARM处理器SDFPGA的互联设计进行探讨.利用FPGA硬件控制A/D转换,达到了较好的效果,实现了信号的采集与存储.
ARM、嵌入式系统、FPGA、FIFO、AD
TN91
2008-04-10(万方平台首次上网日期,不代表论文的发表时间)
共3页
38-40