10.3969/j.issn.1000-7059.2004.z1.263
基于CPLD自动换挡数字频率计的设计
介绍了采用可编程逻辑器件,运用自顶向下的方法,使用MAXPLUSII开发工具进行编辑、综合、波形仿真,并下载到CPLD器件中,设计并实现了具有1 MHz量程的4位数字频率计.该频率计量程可自动切换,本文主要论述了它的设计原理和方法.
数字频率计、硬件描述语言、CPLD、自动换挡
28
TF0(一般性问题)
2005-04-14(万方平台首次上网日期,不代表论文的发表时间)
共4页
965-968