基于优化混频器的数字下变频系统的设计与实现
在利用频谱分析仪对信号进行实时频谱监测过程中,针对其数字下变频模块精度不高、逻辑资源耗费大、难以对数字中频信号进行实时处理的问题,本文对传统数字下变频系统的混频器模块进行优化并提出一种高效的数字下变频(DDC)系统.首先,设置模数转换器(ADC)的采样率为载波中心频率的4倍且采样率转换比率和子ADC的数量是4的正整数倍,此时混频器可以完全合并到多相CIC抽取滤波器中.接着,基于优化的混频器构建一套DDC系统,并为每个系统节点合理分配采样率转换倍数.最后,加入C IC补偿滤波器,提高数据传输过程中的精度.实验结果表明,与传统DDC相比,优化后的DDC资源消耗减少,数据精度误差从17.% 减小到0.8%.基本满足功耗低、精度高、稳定运行等要求.
频谱监测、数字下变频、混频器、抽取滤波器
33
TN914.3
国家自然科学基金61701388;住房和城乡建设部研究开发项目K32016014;西安建筑科技大学青年科技基金QN1529,QN1630
2019-01-10(万方平台首次上网日期,不代表论文的发表时间)
共7页
943-949