基于FPGA的红外相机时序构造设计
为节省光电跟踪测量设备中红外相机的使用次数和时间,以延长设备的使用年限,设计了基于FPGA的红外相机时序构造系统,产生与相机时序一致的输出信号,在项目调试时代替红外相机为图像处理等后续系统提供数据源.设计采用FPGA编程和SignaTap工具相结合的方法测量项目所用红外相机的真实时序,并形成详细的时序记录文件,在此基础上采用Verilog语言编程,形成与相机时序一致的输出信号,其中包括时钟信号CCDCLK、场同步信号FVAL、行同步信号LVAL及数据有效信号DVAL,相机数据CCDDATA采用渐变数代替.试验中,产生帧频为50 Hz,像素时钟为40 MHz,靶面尺寸为640×512的相机输出信号,提供给图像传输、图像处理等后续系统作为数据源.实验证明:产生的构造时序信号与相机时序一致,在调试试验中应用状况良好,在项目调试时可以代替红外相机,很大程度地节省了红外相机的开机时间,为项目节约了开发成本,具有较强的工程实践意义.
红外相机、时序构造、FPGA
29
TN9;TP3
2014-06-27(万方平台首次上网日期,不代表论文的发表时间)
共7页
370-376