10.3969/j.issn.1007-2780.2005.04.012
基于FPGA的液晶显示驱动IP核的实现
基于FPGA,研究了液晶显示驱动方法,参照TFT-LCD CJM10C11的逻辑和时序要求设计了32×32可变宽度像素点的液晶显示驱动电路,用硬件描述语言VHDL编制了用于液晶显示驱动的IP核,该IP核用来实现可变显示坐标、可变像素宽度和可变灰度等级的液晶显示.经实验确认,该IP核占用1K30中的458个LE,在1K30-3芯片中,最高时钟频率为25.71 MHz,能够完成液晶显示时序及控制方面的要求且控制灵活;能驱动大部分的TFT-LCD,通用性好;在外扩SRAM或SDRAM后即可应用于更大规模的液晶显示驱动,可移植性强,是用FPGA驱动TFT-LCD的一套较佳的解决方案.
液晶显示、FPGA、驱动电路
20
TN873;TN47(无线电设备、电信设备)
国家自然科学基金50473040,60277033,59973020,19974046
2005-09-22(万方平台首次上网日期,不代表论文的发表时间)
共4页
324-327