基于FPGA的Read First模式双口RAM数据延迟器的设计
基于FPGA的双口RAM数据延迟器通常是在No Change模式下实现的,但在该模式下,系统的时钟频率需是信号频率的两倍.在Read First模式下实现了双口RAM数据延迟器,其系统时钟频率等于信号频率,从而降低了所需系统时钟频率,且该模式下的双口RAM数据延迟器节省了RAM块数量和逻辑单元等FPGA资源.
FPGA、双口RAM、no change模式、read first模式、延迟器
TP21(自动化技术及设备)
2014-06-24(万方平台首次上网日期,不代表论文的发表时间)
35-36,44