10.3969/j.issn.1000-1220.2007.05.036
基于动态双轨逻辑的抗功耗攻击安全芯片半定制设计流程
采用动态双轨逻辑实现安全芯片中密码运算模块可以有效抗功耗攻击,但也存在面积、功耗以及运算性能等方面的弱点.本文采用动态双轨与静态单轨逻辑混合设计以实现密码运算模块,并且采用了非对称时钟,这样可达到较好的性能折衷.本文给出了混合设计所遵循的设计约束和时序约束,设计实现了一个动态双轨标准单元库,并给出了一个抗功耗攻击的安全芯片半定制设计流程.根据这个设计流程,本文设计实现了一个3DES协处理器,其中8个S盒全部采用动态逻辑实现,其余部分采用静态逻辑实现;实验结果表明本文给出的混合设计方法和对应的设计流程是完全可行的.
功耗攻击、防护技术、动态双轨逻辑、混合设计、半定制设计流程
28
TP309;TP302;TP331(计算技术、计算机技术)
2007-06-04(万方平台首次上网日期,不代表论文的发表时间)
共5页
935-939