基于FPGA的FESH分组密码算法高速实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1671-1122.2021.01.007

基于FPGA的FESH分组密码算法高速实现

引用
FESH分组密码算法为2019年全国密码算法竞赛中进入第二轮评选的密码算法.文章对该算法的FESH-128-128型进行Verilog HDL高速实现,在有限状态机的基础上对顶层模块采用流水线设计方法进行优化,通过寄存器存储中间数据,提高运行效率.实验结果表明,在软件Quartus II 15.0上使用5CEFA7F31C6芯片进行综合设计,采用流水线设计方法进行优化后,算法最高运行速率达到296.74 MHz,相较于有限状态机实现提高了98.28%;吞吐率达到37.98 Gbps,相较于有限状态机实现提升了约33倍.

FESH、分组密码、VerilogHDL高速实现、流水线设计

TP309(计算技术、计算机技术)

国家重点研发计划[2017YFB0801803;农产品质量安全追溯技术及应用国家工程实验室开放课题[AQT-2018-YB5

2021-03-04(万方平台首次上网日期,不代表论文的发表时间)

共8页

57-64

相关文献
评论
暂无封面信息
查看本期封面目录

信息网络安全

1671-1122

31-1859/TN

2021,(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn