DC-DC变换器的改进型仿TYPE-III全集成补偿网络设计
本文分析了DC-DC 变换器的TYPE-3补偿网络和仿TYPE-3补偿网络,在此基础上设计了一种改进型仿TYPE-3补偿网络。利用频带分裂的思想,将补偿网络的频率响应分为低频和高频两个路径,使用电压-电流-电压(V-I-V)加法器实现两路信号的相加,用一个单级运放和一个小电容实现低通路径。电路采用标准0.18μm CMOS工艺设计,并应用在一个Buck变换器中,变换器的开关频率为1MHz。仿真结果表明:当Buck变换器的输出负载在200mA至400mA之间跳变时,输出电压在25μs内可以稳定。和传统TYPE-3补偿网络相比,本文设计的补偿网络面积减小了60%,功耗降低了90%。
集成电路设计、补偿网络、电压-电流-电压加法器、低通滤波器
TN43(微电子学、集成电路(IC))
教育部博士点基金20110201110004;国家自然科学基金60971049;陕西省科技攻关2009K08-03
2014-01-16(万方平台首次上网日期,不代表论文的发表时间)
共10页
13-22