心电信号采集放大器设计
本文介绍了基于CSMC 0.5μm CMOS工艺的仪表放大器电路设计,该仪表放大器是心电信号放大电路的重要组成部分。本文设计的仪表放大器电路结构在前人的基础上进行了细微的改进,减少了专门给补偿电路提供电压偏置的9个MOS管,并保持原有的功能和指标不变。仿真结果表明,本文介绍的仪表放大器可通过片外电阻调节增益,放大倍数为14倍时,3dB 带宽为380kHz,共模输入范围为-1.4V至1.4V,共模抑制比和电源抑制比均远大于100dB。
集成电路设计、仪表放大器、心电信号放大
TN9;R54
国家自然科学基金61076118;高等学校博士学科点专项科研基金20090092120012
2014-01-07(万方平台首次上网日期,不代表论文的发表时间)
共7页
112-118