10.3321/j.issn:1001-506X.2008.09.002
时空混沌伪随机比特发生器及其FPGA实现
利用时空混沌双向耦合映象格子模型构建了一种伪随机比特发生器,并在FPGA芯片上实现.通过分析系统的最大Lyapunov指数得到系统参数的选择标准.在不考虑通信时延的情况下,该伪随机比特发生器的比特产生速度可达到512 Mbps.使用美国国家标准和技术局(NIST)的FIPS 140-2及SP 800-22测试标准对该伪随机比特发生器实际输出的伪随机比特序列进行了测试,实验结果表明该发生器所产生的伪随机比特序列随机性能良好.
时空混沌、双向耦合映象格子、伪随机比特发生器、现场可编程门阵列
30
TP273(自动化技术及设备)
江苏省自然科学基金资助课题BK2004421
2008-12-23(万方平台首次上网日期,不代表论文的发表时间)
共5页
1606-1610