10.16182/j.issn1004731x.joss.18-0542
可重构视频阵列处理器测试平台设计与实现
针对可重构视频阵列处理器的设计要求及传统测试方法测试视频编解码系统时速度慢、精度低和可观测性不强的问题.开发了基于Qt的用户界面,设计实现了以现场可编程门阵列 (Field programmable gate-array,FPGA)为核心的软硬件协同测试平台.在PC端实现以软件仿真为基础的数据传输与图像重现,在FPGA端实现以可重构视频阵列处理器为基础的视频编解码算法并行映射.实验结果表明,在工作频率为100 MHz时,FPGA与PC之间可正确传输数据并满足算法测试对不同测试用例的更换需求,具有较好的可观测性.
测试平台、软硬件协同、用户界面、视频编解码、可重构视频阵列处理器
32
TP391.9(计算技术、计算机技术)
国家自然科学基金;陕西省科技统筹创新工程;陕西省重点研发计划
2020-06-22(万方平台首次上网日期,不代表论文的发表时间)
共9页
792-800