IP路由器片上系统的设计与性能仿真
为了应对IP(Internet Protocol)路由器在性能、扩展性方面的挑战,提出并设计了一种基于大规模并行处理片上系统(MPPSoC,Massively Parallel Processing System on Chip)体系结构的lP路由器片上系统,该片上系统结构中使用大量的、同构的处理单元进行IP分组处理,并通过扩展性良的SD-Toms(Semi-Diagonal Torus)片上网络(NoC,Network on Chip)进行片内互连,实现了分布式的转发和交换.重点研究了IP路由器片上系统中同构处理单元的结构、片内互连网络拓扑结构的选择、地址查找和分组交换功能在各个处理单元上的映射等关键问题.使用硬件描述语言ystemC,对该IP路由器片上系统进行了建模,并通过采用不同的IP分组流量模型,在不同的网络规模、不同负载程度下,对路由器片上系统的性能,包括系统吞吐量、平均延迟以及延迟抖动等关键性能参数进行了仿真.仿真结果表明,该结构具有良好的系统性能和扩展性.
IP路由器、片上系统、片上网络、系统性能、扩展性
25
TP393(计算技术、计算机技术)
国家自然科学基金项目60976020;陕西省教育厅科研计划项目2010JK833
2014-01-15(万方平台首次上网日期,不代表论文的发表时间)
共9页
2952-2960