10.3969/j.issn.1003-0530.2001.03.013
基于RISC核的HDTV系统层解码设计
嵌入式的RISC核已经成为系统集成芯片中最为常用的部件,它不仅完成系统基本的控制功能,还承担一定的算法任务.在MPEG-2 MP@HL集成解码芯片中,一种考虑是采用RISC核的控制器完成TS流的解复用、系统信息解码、视频和音频的同步控制等.本文以符合ATSC标准的MPEG-2 TS流解复用和系统信息解码为算法对象,研究在片上指令缓存有限的情况下设计嵌入式RISC核时,系统层解码的软/硬件协同设计.通过对系统层解码进行的软件仿真,给出了具体的解码流程和相应的仿真结果,为如何分配片上指令和数据Cache提供了参考,这些结论都已被应用到实际的HDTV系统集成解码芯片的设计中.
ATSC MPEG-2 SI/PSI RISC、软/硬件协同设计
17
TN91
国家自然科学基金69972043
2007-10-08(万方平台首次上网日期,不代表论文的发表时间)
共6页
258-263