10.16652/j.issn.1004-373x.2018.16.007
一种BCD码数/模转换器的设计
提出一种8421BCD码输入的CMOS数/模转换器.数/模转换器输入采用8421BCD码并行数字码输入方式,输出采用模拟电压输出的方式,内部电阻网络根据8421BCD码特点进行特殊设计;锁存电路采用时钟控制,极大地抑制毛刺干扰.电路设计是基于0.35μm CMOS工艺,经HSpice软件和Cadence软件仿真表明,电路工作在3.3 V电压下,8421BCD码数/模转换器的积分非线性误差(INL)最大为-0.48 LSB和微分非线性误差(DNL)最大为-0.39 LSB,优值(FOM)最大为3.96,电路功耗为0.97 mW.
8421BCD码、数/模转换器、CMOS、内部电阻网络、时钟控制、HSpice
41
TN366-34;TP432(半导体技术)
省建设厅系统科技项目2014JH12;住房和城乡建设部科技项目2014-K8-050
2018-08-28(万方平台首次上网日期,不代表论文的发表时间)
共5页
26-30