10.16652/j.issn.1004-373x.2018.16.003
具有小步进和低相噪的频率合成器的设计
为了设计具有小步进和低相噪的频率合成器,分析了直接式、锁相式和直接数字式频率合成器的优缺点,以及结合锁相环与直接数字式频率合成器的多种设计方案.在此基础上,使用DDS激励PLL的频率合成技术,设计了满足多种指标的频率合成器.该合成器的步进是1 Hz,当频率是10 kHz时,合成器的相位噪声低于-90 dBc/Hz,同时其输出带宽较大.
频率合成、锁相环、低相噪、小步进、频率合成器、杂散
41
TN73-34;TN74(基本电子电路)
2018-08-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
9-12