10.16652/j.issn.1004-373x.2018.15.005
一种基于FPGA+DSP的高速串口通信设计
介绍一种基于FPGA和DSP、高速串口驱动芯片、电源芯片、时钟芯片等硬件结构耦合设计的高速串口通信方法,使用芯片内核,通过软件编程实现高速串口通信平台.系统通过DSP进行通信数据组包、解析、纠错;FPGA实现高速率设计、串口时序转换、数据交互;结合高速串口驱动芯片和串口调试终端实现高速数据传输.装置通信速率可达到10 Mb/s,数据传输可靠性高,在机载和地面设备中可广泛应用.
高速率、串口通信、DSP、FPGA、误码率、可靠性
41
TN919.6-34
陕西省电子信息系统综合集成重点实验室基金
2018-08-27(万方平台首次上网日期,不代表论文的发表时间)
共5页
22-25,30