10.16652/j.issn.1004-373x.2017.14.005
针对FPGA的IDL-Verilog编译器的设计与实现
软件通信体系结构规范(SCA)规定采用CORBA中间件来实现运行在不同处理器上的波形组件之间的相互通信,然而目前缺少能够有效支持FPGA上CORBA中间件的IDL编译器.为此设计实现了一种IDL-Verilog编译器,该编译器能够支持用户自定义的任意IDL文件,并根据FPGA波形组件功能需要,自动生成运行在FPGA上的ORB核心、FPGA组件框架代码,从而真正实现FPGA组件与GPP组件的统一CORBA通信.介绍IDL-Verilog编译器的整体结构,并对该编译器的设计与实现进行详细阐述,最后对编译器进行测试.结果表明,该编译器能够正确解析IDL文件,并实现从IDL到Verilog语言的映射,自动生成的一系列目标文件使FPGA真正具备CORBA通信能力.
软件通信体系结构、CORBA、FPGA、IDL编译器
40
TN915-34;TP314
国家自然科学基金资助项目61372099,61302140
2017-10-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
18-22