10.16652/j.issn.1004-373x.2016.15.020
基于FPGA+DSP的数字中频收发机的设计
基于数字下/上变频的原理,以FPGA+DSP为核心提出了一种高性能数字中频收发机的实现方案。首先阐述了直接数字下变频和数字上变频的实现原理,提出了延时校正滤波器的设计方法和滤波系数。之后探讨了模数转换器采样电路、数字下/上变频的FPGA设计逻辑、DSP数据读写和处理流程、数模转换器转换及滤波电路的实现方法。最后对实际系统进行了回环测试,测试结果表明该系统具有良好的实时性。
数字中频收发机、FPGA+DSP、数字下变频、数字上变频
39
TN85-34(无线电设备、电信设备)
2016-08-04(万方平台首次上网日期,不代表论文的发表时间)
共4页
78-80,85