10.16652/j.issn.1004-373x.2016.04.033
基于FPGA的位同步电路设计
在基于FPGA的自同步实现中,应用数字锁相技术,从接收的比特流中快速提取同步脉冲以正确采样输入码元.该方案以相位计数器为基础,采用相位分段调整方法,对鉴相结果进行分类,并据此快速调整相位计数值,最终生成同步脉冲.采用Xilinx FPGA实现位同步电路,并结合仿真波形分析电路工作过程.结果表明,该电路占用资源少,同步速度快,并且能容忍一定程度的输入码元抖动,所设计电路能稳定地工作在实际通信链路中.
位同步、数字锁相、同步脉冲、FPGA
39
TN919.3-34
2016-05-20(万方平台首次上网日期,不代表论文的发表时间)
共3页
132-134