10.3969/j.issn.1004-373X.2013.15.017
基于 ADIsimPLL 3.1的锁相环环路滤波器设计
对锁相环环路滤波器进行简单分析,对 ADIsimPLL 3.1模拟软件的功能特点做了简要介绍,并利用仿真软件对一款频率合成器的环路滤波器进行仿真设计,结果表明该软件在设计应用中方便快捷,能够帮助设计出满足指标要求且性能稳定的环路滤波器。
环路带宽、PLL、环路滤波器、压控灵敏度
TN713-34(基本电子电路)
2013-08-23(万方平台首次上网日期,不代表论文的发表时间)
共3页
56-58