10.3969/j.issn.1004-373X.2013.12.029
基于VLSI平台的C51处理器仿真与设计
传统ISA处理器内部有限的逻辑资源和外部固定的引脚封装大大的限制了它的应用范围。利用FPGA丰富的逻辑资源实现传统MCU中的各个组成部分,底层采用可配置引脚降低硬件设计复杂度,各模块间采用Wishbone总线结构的方式构建系统,可以达到传统MCU无法完成的要求,具有很好的应用前景。使用硬件描述语言,自底向上设计处理核心80C51,并且与几类通用外设互连组成系统,使用Virtex?Ⅱ Pro系列FPGA进行板级验证。板级验证结果表明实现了既定目标,与标准MCU兼容,系统运行稳定。
逻辑资源、VLSI、FPGA、C51处理器
TN911?34;TP368.1
江苏省自然科学基金BK2010386
2013-06-30(万方平台首次上网日期,不代表论文的发表时间)
共5页
92-96