10.3969/j.issn.1004-373X.2013.12.008
22?Bit三阶Cascaded结构Sigma?Delta 调制器设计
设计一款可用于称重传感器ADC的高精度2?1级联结构Sigma?Delta调制器。在考虑非理想因素的前提下,采用Matlab/Simulink数学建模和仿真表明,在信号带宽为20 Hz,过采样率为1024的情况下,该调制器的信噪比为170.7 dB。采用Charter 0.35μm工艺对该调制器进行电路级设计并用Spectre仿真,电路信噪比为144.8 dB,该结果高于22位要求的135 dB。
过采样率、Sigma?Delta调制器、ADC、电路信噪比
TN911?34
2013-06-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
25-28