10.3969/j.issn.1004-373X.2013.02.036
基于FPGA的频率特性测试仪的设计
为设计一款便携式频率特性测试仪,该系统以大规模可编程逻辑器件为实现载体,采用了基于FPGA体系结构的集成化设计方案,以VHDL为设计语言,设计了包含扫频信号源、测幅、测相及显示等电路,系统经峰值检测和相位检测分别完成了被测网络的幅频和相频特性测量及曲线显示,经调试功能上能满足大部分系统要求,对RC串并联电路进行测量误差为0.4%;该系统具有操作简单、成本低廉、性能稳定等特点,具有较强的实用价值与发展前景.
频率特性、现场可编程门阵列、直接数字频率合成DDS、正弦信号
36
TN964-34
2013-03-08(万方平台首次上网日期,不代表论文的发表时间)
共3页
113-115