10.3969/j.issn.1004-373X.2012.24.059
一种基于FPGA的任意分频器设计与实现
根据直接数字频率合成器(DDS)工作原理,介绍了一种基于FPGA的任意分频系数的分频器的设计,该分频器能实现分频系数和占空比.通过Verilog语言进行了编译并且给出了仿真图.该设计中的分频器没有竞争冒险,可移植性强,占用的FPGA资源少.本设计在友晶公司DE0的开发板上可完全实现,结果表明设计是正确和可行的.分频器在FPGA开发设计中应用非常广泛,故本设计具有很强的实用价值.
DDS、FPGA、分频器、Verilog
35
TN919-34
2013-01-30(万方平台首次上网日期,不代表论文的发表时间)
共3页
185-186,190