10.3969/j.issn.1004-373X.2012.04.039
PCI Express协议实现与验证
称为第3代I/O接口技术的PCI Express总线规范的出现,从结构上解决了带宽不足的问题,有着极为广阔的发展前景.基于Verilog HDL硬件描述语言及可综合化设计理念,完成了PCI Express IP核RTL代码的设计.IP核代码使用Verilog HDL语言编写,分模块、分层次地设计了事务层、数据链路层和物理层的逻辑子层,并进行了可综合化设计与代码风格检查.对设计的PCI Express IP核的功能分别从协议层次和应用层次进行了验证.具体实现上,采用Denali公司的PureSuite测试套件对IP核的协议兼容性进行验证,验证范围覆盖了IP核的3个层次以及配置空间,采用QuestaSim仿真工具对IP核的应用层进行验证.仿真结果表明,设计的PCI Express IP核工作正常,性能优良.
PCI Express协议、IP核、验证、1/O接口
35
TN98-34
2012-05-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
123-125,127