10.3969/j.issn.1004-373X.2011.23.007
基于FPGA和DSP的被动雷达信号分选处理器的设计
介绍了基于DSP和FPGA的末制导雷达信号处理机分选软硬件的设计及实现,该系统以一片DSP为主处理器,配合FPGA及其他外围电路用于实现雷达信号的分选跟踪.由于采用DSP+ FPGA,不仅很好地实现了实时性,而且系统集成度高,可靠性好,易于修改,使用灵活,因此具有较强的实用价值和参考价值.
信号分选、被动雷达、脉冲描述字、脉冲重复频率
34
TN957.52-34
2012-03-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
20-22,26