10.3969/j.issn.1004-373X.2011.18.035
基于FPGA的3DES加密系统的设计与实现
针对网络通信安全问题,分析了3DES加密算法的原理,描述了该算法FPGA设计的高速实现,各个模块均用硬件描述语言(VHDL)实现.系统最终在Xilinx ISE 10.1开发工具下进行编译、仿真验证及逻辑综合,完成了对数据的加解密运算.仿真结果表明,该系统可广泛应用于网络安全产品及其电子安全设备中.
FPGA、3DES算法、VHDL、网络通信安全
34
TN911-34;TP309.7
2012-01-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
114-116,120