10.3969/j.issn.1004-373X.2011.12.060
基于FPGA的数字磁通门传感器系统设计和实现
针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统.整个系统采用闭环结构,由激励产生模块、信号处理模块和负反馈模块组成.外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到.FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试.实验结果证实了系统功能的正确性.闭环结构的采用提高了系统信号梯度线性度,与模拟系统相比,基于数字逻辑的设计温度性能更稳定,更易于小型化,可移植性更强.
磁通门、现场可编程门阵列、硬件描述语言、信号梯度线性度
34
TN710-34;TP216(基本电子电路)
国家自然科学基金资助项目60874101;西北工业大学基础研究基金资助项目W018104
2011-09-29(万方平台首次上网日期,不代表论文的发表时间)
共4页
198-200,204