10.3969/j.issn.1004-373X.2011.04.019
1553B总线中曼彻斯特编解码器的设计
曼彻斯特编解码器是1553B总线协议的重要组成部分,其性能的好坏直接影响整个系统的通信质量.通过分析MIL-STD-1553B协议和GJB5186测试标准,制定出编解码器的设计规范.采用硬件描述语言(Verilog)设计电路,VCS对设计进行仿真,并利用Synplify Pro及ISE完成综合和布局布线的工作,最后载入Xilinx FPGA进行测试.在深入分析曼彻斯特码型特点的基础上,对编解码器的工作过程及逻辑电路结构进行详细介绍.提出的时钟分离电路比超前滞后数字锁相环更为简单有效.
曼彻斯特码、MIL-STS-1553B总线、时钟分离、FPGA
34
TN915-34
2011-06-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
61-64