10.3969/j.issn.1004-373X.2010.22.053
基于FPGA的雷达中/视频数据采集与回放系统设计
设计了一种基于FPGA的雷达中/视频数据采集与回放系统.系统以FPGA为数据采集和传输控制的芯片,通过USB 2.0接口实现与计算机的通信,并运用虚拟技术,采用Visual C++语言设计系统的计算机实时显示界面.设计中运用硬件描述语言对FPGA进行编程,在完成对输入信号的采集和记录的同时,实现了对输入信号的防抖动、过零检测、等精度测频及电压最值、峰峰值和平均值的测量.该系统被封装于一个小型的屏蔽盒内,非常便于携带,可方便应用于外场雷达的数据采集.
FPGA、数据采集与回放、虚拟仪器技术、Visual、C++
33
TN919-34;TP957
2011-01-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
168-171