10.3969/j.issn.1004-373X.2010.13.029
基于FPGA的DDS设计及实现
针对DDS频率转换时间短,分辨率高等优点,提出了基于FPGA芯片设计DDS系统的方案.该方案利用Altera公司的Quartus Ⅱ开发软件,完成DDS核心部分即相位累加器和ROM查找表的设计,可得到相位连续、频率可变的信号,并通过单片机配置FPGA的E.PROM完成对DDS硬件的下栽,最后完成每个模块与系统的时序仿真.经过电路设计和模块仿真,验证了设计的正确性.由于FPGA的可编程性,使得修改和优化DDS的功能非常快捷.
DDS、QuartusⅡ开发软件、FPGA、单片机配置
TN702(基本电子电路)
2010-09-02(万方平台首次上网日期,不代表论文的发表时间)
共3页
90-92