10.3969/j.issn.1004-373X.2010.02.048
基于FPGA的多功能全同步数字频率计设计
在分析比较现有测频方法优缺点的基础上,介绍全同步测频原理,给出采用AT89C51单片机实现控制,并通过FPGA芯片,在Max+Plus Ⅱ中运用VHDL语言编程,设计出一个多功能全同步数字式频率计.该设计可以兼顾频率计对速度、资源和测频精度等各方面的优化需求.
FPGA、多功能、全同步、频率计、VHDL
33
TN74;TP368.1(基本电子电路)
无锡职业技术学院创新基金资助项目2008DX004
2010-04-09(万方平台首次上网日期,不代表论文的发表时间)
共3页
151-153