10.3969/j.issn.1004-373X.2010.02.009
基于ARM和FPGA的微加速度计数据采集系统设计
基于常用的MEMS惯性器件微型加速度计,介绍一种采用ARM和FPGA架构来采集加速度数值的设计方案,微加速度计的模拟输出信号经A/D芯片转换后由FPGA进行处理和缓存,然后ARM接收FPGA的输出数据并对数据进行显示和存储,对如何用FPGA实现该数据采集系统的传输控制和数据缓存,以及FPGA与A/D转换芯片和ARM的接口设计给出了说明,实现了加速度数值的采集、传输、显示和存储,该方法配置灵活、通用性强,可以较好地移植到相关器件的数据采集系统中.
数据采集、微加速度计、FPGA、ARM、TLC0820
33
TP274.2(自动化技术及设备)
国家"863"计划资助项目20060101Z4020;上海市人才发展资金资助项目047
2010-04-09(万方平台首次上网日期,不代表论文的发表时间)
共4页
25-27,30