10.3969/j.issn.1004-373X.2010.02.007
一种自定时的前置进位加法器设计
从时序控制的角度出发,研究提高加法器性能的方法.在研究前置进位加法器的算法和结构后,又对多米诺电路的时钟控制技术进行深入分析.结合前置进位结构和自定时时钟控制,设计了一个32 b多米诺加法器.该加法器能有效地提高时钟使用率.在TSMC 0.18 μm工艺下,加法器的最大延时为970 ps,约为相同工艺下13倍FO4的延时.
加法器、自定时、多米诺、前置进位
33
TN710(基本电子电路)
2010-04-09(万方平台首次上网日期,不代表论文的发表时间)
共3页
19-21