一种自定时的前置进位加法器设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1004-373X.2010.02.007

一种自定时的前置进位加法器设计

引用
从时序控制的角度出发,研究提高加法器性能的方法.在研究前置进位加法器的算法和结构后,又对多米诺电路的时钟控制技术进行深入分析.结合前置进位结构和自定时时钟控制,设计了一个32 b多米诺加法器.该加法器能有效地提高时钟使用率.在TSMC 0.18 μm工艺下,加法器的最大延时为970 ps,约为相同工艺下13倍FO4的延时.

加法器、自定时、多米诺、前置进位

33

TN710(基本电子电路)

2010-04-09(万方平台首次上网日期,不代表论文的发表时间)

共3页

19-21

相关文献
评论
暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

33

2010,33(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn