基于0.5 μm BCD工艺的欠压锁存电路设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1004-373X.2009.20.003

基于0.5 μm BCD工艺的欠压锁存电路设计

引用
针对DC-DC电源管理系统中所必须的欠压锁存(UVLO)功能,提出一种改进的欠压锁存电路.所设计的电路在不使用额外的带隙基准电压源作为比较基准的情况下,实现了阈值点电位、比较器的滞回区间等参量的稳定.整个电路采用CSMC 0.5 μm BCD工艺设计,使用HSpice软件仿真,结果表明所设计的UVLO电路具有结构简单,反应灵敏、温度漂移小、功耗低等特点.

欠压锁存、电源管理、带隙基准、滞回区间、BCD工艺

32

TN710(基本电子电路)

2007姑苏创新创业领军人才项目ZXG0719

2009-12-01(万方平台首次上网日期,不代表论文的发表时间)

共4页

7-10

相关文献
评论
暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

32

2009,32(20)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn