10.3969/j.issn.1004-373X.2009.08.039
多层次AHB总线架构中BusMatrix的设计和实现
多层次AHB BusMatrix是ARM公司提出的一种高效的片上总线架构,允许多个主设备并行访问多个从设备,它能有效提高总线带宽,并增加系统的灵活性.这里使用Verilog HDL给出BusMatrix的RTL级的实现.这一实现具有很强的可配置性,支持多达16个的主设备和从设备,具有三种仲裁方式,有不少于1 440种可能的配置.详细描述BusMatrix的输入模块、译码器和输出模块的设计思想.最后用综合工具BusMatrix进行了功耗和面积的评估,可以看到其输入模块的功耗占整个设计的50%,因此将输入模块的低功耗设计作为下一阶段的工作重点.
BusMatrix、输入模块、译码、输出模块、仲裁
32
TP368.1(计算技术、计算机技术)
2009-05-20(万方平台首次上网日期,不代表论文的发表时间)
共4页
125-128