10.3969/j.issn.1004-373X.2009.05.028
基于DDS驱动PLL结构的宽带频率合成器设计
结合数字式频率合成器(DDS)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标.该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/Hz@10 kHz,杂散优于-73 dBc,频率转换速度为520 μs.
DDS、PLL、频率合成器、相位噪声
32
TN911
2009-04-24(万方平台首次上网日期,不代表论文的发表时间)
共3页
90-92