10.3969/j.issn.1004-373X.2008.13.027
GO-CFAR检测器在FPGA上的实现
提出了采用FPGA技术时雷达的视频信号进行GO-CFAR检测,克服了DSP处理速度有限、实时性差和ASIC器件灵活性差的问题.以自行研制的雷达信号处理PCI卡为平台,详细介绍了GO-CFAR算法在FPGA芯片上实现的原理和过程,并结合仿真结果说明了利用FPGA进行恒虚警检测的优势,为雷达恒虚警检测的工程实现提出了一条新思路.
雷达、GO-CFAR、FPGA、VHDL
31
TN95
2008-09-01(万方平台首次上网日期,不代表论文的发表时间)
共3页
81-82,92