10.3969/j.issn.1004-373X.2008.05.015
基于FPGA的数字解扩解调模块设计及实现
提出了一种适用于直扩通信系统的解调解扩模块.分析了该电路的基本原理及其实现技术,详细讨论了各电路模块的设计实现方法,并采用自顶向下和模块化的设计思想,利用Verilog语言,通过仿真和综合,最后在FPGA上硬件实现.给出了电路实现后的仿真结果及RTL图,结果表明该环路性能优良,能够达到项目的设计指标要求,对工程设计有一定的参考价值.
解扩、解调、Costas环、载波同步、FPGA、环路滤波器
31
TN41;TP33(微电子学、集成电路(IC))
2008-05-26(万方平台首次上网日期,不代表论文的发表时间)
共3页
43-45