高速基带匹配滤波器的FPGA实现及验证
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1004-373X.2007.22.055

高速基带匹配滤波器的FPGA实现及验证

引用
根据SDH数字微波通信系统高阶QAM解调器的设计要求,针对数字化基带滤波的信号处理特点,提出一套高速匹配滤波器的FPGA实现方案.首先基于窗函数设计法,完成了滤波器的软件设计和仿真;然后基于QuartusⅡ6.0开发平台,采用并行流水结构和Verílog HDL语言参数化设计法实现滤波器FPGA设计;最后结合Quartus Ⅱ和Matlab,从时域和频域验证滤波器性能.实践表明此方法设计的滤波器效率高、方便调试,具有较好的重用性和可移植性.

高速匹配滤波、Matlab窗函数、FIR、并行流水线

30

TN92

2008-01-07(万方平台首次上网日期,不代表论文的发表时间)

共4页

154-156,160

相关文献
评论
暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

30

2007,30(22)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn