10.3969/j.issn.1004-373X.2007.07.026
基于并行流水线结构的可重配FIR滤波器的FPGA实现
数字信号处理,常常是计算密集和高性能需求的.FIR滤波器由于其稳定和简单,在数字信号处理中常被采用.随着实时性和低成本要求的提高,对FIR滤波器的要求也越来越高.单一的流水结构和并行FIR结构都不能很好地满足实现性要求.因此,在这里提出一种用于FPGA实现的并行流水结构的FIR滤波器的实现方案.
FIR滤波器、并行结构、流水线结构、FPGA
30
TP274+.2(自动化技术及设备)
2007-06-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
75-77