10.3969/j.issn.1004-373X.2007.06.001
一种用于数字音频的插值滤波器设计
设计了一种应用于数字音频的插值滤波器.该滤波器采用多相插值原理,硬件电路包括并行数据输入接口、8倍插值器、16倍采样保持电路,实现对输入音频信号(PCM码)的128倍过采样.滤波器电路由VerilogHDL语言实现,利用SYNOPSYS提供的EDA工具进行仿真、综合,并通过FPGA验证,结果表明该电路能满足性能要求.
数字信号处理、VLSI、插值滤波器、FPGA
30
TP339(计算技术、计算机技术)
2007-06-04(万方平台首次上网日期,不代表论文的发表时间)
共3页
1-3