10Gb/s0.18μm CMOS工艺复接器设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1004-373X.2006.24.006

10Gb/s0.18μm CMOS工艺复接器设计

引用
介绍一种超高速4∶1复接器集成电路.电路采用0.18 μm CMOS工艺实现,供电电源1.8 V.电路采用源极耦合场效应管逻辑(SCFL),与静态CMOS逻辑相比具有更高的速度.为了避免高速时序电路中常见的时钟偏差,在时钟树中放置了缓冲器.在设计中采用有源电感的并联峰化技术有效地提高了电路的工作速度.仿真结果表明电路工作速度可达10 Gb/s,复接器芯片面积约为970×880 μm2.

复接器、D锁存器、CMOS工艺、时钟偏差

29

TN405(微电子学、集成电路(IC))

南京理工大学校科研和教改项目

2007-01-10(万方平台首次上网日期,不代表论文的发表时间)

共3页

16-18

相关文献
评论
暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

29

2006,29(24)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn