基于DSP与CPLD的逻辑分析仪设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1004-373X.2006.05.042

基于DSP与CPLD的逻辑分析仪设计

引用
逻辑分析仪主要功能是分析测量数字系统的逻辑波形和逻辑关系.该设计采用了一个DSP芯片对8路数字信号进行高速采样,一个CPLD芯片控制示波器接口电路,以及一个双口RAM协调DSP和CPLD之间数据传输.逻辑信号按照预先设计的触发条件在特定时间段内采集.在CPLD里设计了一个具有28个状态的状态机来实现数据通道显示、时间线显示和触发位置显示.8路数字信号同时在示波器显示屏上显示,可以让用户比较直观地分析8路数字信号的相对关系.该设计最高可采集的数字信号在1 MHz左右,允许设置1~3级的触发条件,并可以进一步扩展功能,非常适合数字系统实验和数字电路设计的需要.详细分析和介绍了该系统的软硬件设计和实现.

DSP、CPLD、示波器、逻辑分析仪

29

TP368.2(计算技术、计算机技术)

2006-04-13(万方平台首次上网日期,不代表论文的发表时间)

共3页

92-94

相关文献
评论
暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

29

2006,29(5)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn