10.3969/j.issn.1004-373X.2005.11.047
基于FPGA的数字频率计的设计和实现
现场可编程门阵列的出现给现代电子设计带来了极大的方便和灵活性,使复杂的数字电子系统设计变为芯片级设计,同时还可以很方便地对设计进行在线修改.本文以设计一个四位显示的十进制数字频率计为例,介绍了在一片FPGA芯片上实现多位数字频率计的设计方法和实现步骤,并且给出了仿真结果.在设计中,所有频段均采用直接测频法对信号频率进行测量,克服了逼近式换挡速度慢的缺点.所设计的电路通过硬件仿真,下载到目标器件上运行,能够满足实际测量频率的要求.
数字频率计设计、VHDL、现场可编程门阵列(FPGA)、直接测频法
TP271+.82(自动化技术及设备)
2005-06-30(万方平台首次上网日期,不代表论文的发表时间)
共3页
118-120